Mostrar el registro sencillo del ítem
dc.contributor.author | Pérez Vicente, Israel | |
dc.date.accessioned | 2023-08-16T16:21:01Z | |
dc.date.available | 2023-08-16T16:21:01Z | |
dc.identifier.uri | http://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/18569 | |
dc.description | Se presenta el diseño de una computadora en un FPGA con capacidad para almacenar imágenes provenientes de un sensor de imagen CMOS y que incluya las interfaces necesarias para comunicarse con la computadora principal de un satélite del estándar CubeSat, empleando para ello bloques IP y un procesador soft. Se emplea una memoria SDRAM DDR3 con su respectivo controlador como medio de almacenamiento por sus características en cuanto a velocidad de transferencia y su relación en capacidad de almacenamiento/costo. | es_ES |
dc.description.abstract | Tesis de licenciatura como requisito de titulacion. Desarrollo de una computadora embebida en FPGA usando bloques IP, que incluye una interfaz para conectar un sensor de imagen CMOS y un controlador para memoria SDRAM DDR3. | es_ES |
dc.language.iso | es | es_ES |
dc.subject | Microcontroladores | es_ES |
dc.subject | Dispositivos de almacenamiento | es_ES |
dc.subject | Dispositivos electrónicos programables | es_ES |
dc.subject | Computadoras | es_ES |
dc.subject | Sensor de imagen | es_ES |
dc.title | Diseño de una computadora de a bordo en un FPGA para un sistema de percepción remota de imágenes de un satélite bajo el estándar CubeSat | es_ES |
dc.type | Tesis | es_ES |
dc.director.trabajoescrito | De la Rosa Nieves, Saúl | |
dc.carrera.ingenieria | Ingeniería eléctrica y electrónica | es_ES |